Cari Blog Ini

Laporan Akhir 1




1. Jurnal
[Kembali]




2. Alat dan Bahan [Kembali]
  1. Panel DL 2203C  
  2. Panel DL 2203D  
  3. Panel DL 2203S 
  4. Jumper
3. Rangkaian Simulasi [Kembali]



4. Prinsip Kerja Rangkaian [Kembali]
     Rangkaian ini terdapat beberapa komponen yaitu 2 AND, 3 OR, 1 XOR dan 1 XNOR yang terhubung oleh 3 switch SPDT. Pada awal percobaan semua switch terhubung ke sumber tegangan sehingga input dari ketiga switch berlogika 1. Ketiga input tersebut masuk ke kaki AND dan OR, seperti yang kita ketahui, gerbang logika AND menghasilkan output 1 ketika semua inputnya 1 dan gerbang logika OR menghasilkan output 1 ketika salah satu inputnya berlogika 1. selanjutnya pada output AND_4 dan OR_3 masuk ke kaki XOR dimana XOR menghasilkan output berlogika 0 ketika jumlah inputnya genap dan terakhir output XOR dan OR_5 masuk ke kaki XNOR yang mana outputnya 
         Output akhir berlogika 0 terjadi ketika semua switch tersambung oleh sumber tegangan sedangkan output akhir akan berlogika 1 ketika salah satu switch di toogle sehingga tersambung ke ground, karena ketika salah satu switch disambung ke ground menjadikan output XOR menjadi berlogika 1 sehingga kedua input XNOR berlogika 1 dan menghasilkan output akhir berlogika 1 


5. Video Rangkaian [Kembali]



6. Analisa [Kembali]

1. Analisa kecocokan kondisi lapangan dengan tabel kebenaran
Jawab:
Berdasarkan percobaan yang dilakukan pada saat praktikum, output pada percobaan ada 7 yaitu H1-H7. Pada output H1 dilewati gerbang logika NOT pada praktikum ini sesuai dengan tabel kebenaran yang ada dimana output di invert atan kebalikan dari input
Selanjutnya H2 dilewati gerbang logika AND Output yang dihasilkan sudah sesuai tabel kebenaran jika kedua input B1 dan B1 berlogika 00,01,10 marka output nya berlogika 0, jika inputnya 11 maka output H2 berlogika 1.
Selanjutnya H3 dilewati gerbang logika yang dimana jika kedua input 00 mana output H3 berlogika 0 dan jika inputnya 01, 00, 11 maka outputnya berlogika 1
Pada output H4 dilewati gerbang logika XOR dimana jika jumlah inputnya genap make output H4 berlogika 0, dan ketika jumlah inputnya ganjil maka output H4 berlogika 1.
Pada output H5 dilewati gerbang logika NAND yang outputnya berkebalikan dari gerlang logika AND.
Pada output H6 dilewati gerbang logika NOR maka outputnya kebaikan dari gerbang logika OR.
Pada output H7 dilewati gerbang logika XNOR make outputnya kebalikan dari XOR.


2. Analisa pengaruh clock gerbang NOT yang digabungkan dengan gerbang logika biasa
Jawab :
ketika gerbang NOT digabungkan dengan gerbang logika biasa maka gerbang logika tersebut akan invert atau berkebalikan dari gerbang logika biasa tersebut. Seperti pada percobain pada output H7 dilewati gerbang logika XNOR pada alat percobaan gerbang logika XNOR tidak ada maka gerbang logika XOR pada outputnya disambungkan ke gerbang logika NOT


7. Link Download [Kembali]

Rangkaian Proteus klik disini
Video Simulasi klik disini
HTML klik disini
Datasheet AND klik disini
Datasheet OR klik disini
Datasheet XOR klik disini
Datasheet Switch klik disini

BAHAN PRESENTASI MATA KULIAH MIKROPROSESOR DAN MIKROKONTROLER 2024      Oleh : Zumar Ahmad (2210951027) Dosen Pengampu : Dr. Darwison, M.T. ...